ログイン
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 紀要
  2. 岡山理科大学紀要. A, 自然科学
  3. 32

Verilog-HDLによる8chPWM回路の論理合成

https://ous.repo.nii.ac.jp/records/1189
https://ous.repo.nii.ac.jp/records/1189
c387f491-e70b-4aa9-830b-ec7388704147
名前 / ファイル ライセンス アクション
KJ00000063698.pdf KJ00000063698.pdf (369.7 kB)
Item type 紀要論文(ELS) / Departmental Bulletin Paper(1)
公開日 1997-03-31
タイトル
タイトル Verilog-HDLによる8chPWM回路の論理合成
言語 ja
タイトル
タイトル Logic Synthesis for 8 channel Pulse Width Modulation with Verilog-HDL
言語 en
タイトル
タイトル Verilog-HDL ニヨル 8ch PWM カイロ ノ ロンリ ゴウセイ
言語 ja-Kana
言語
言語 jpn
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ departmental bulletin paper
ページ属性
内容記述タイプ Other
内容記述 P(論文)
著者名 天谷, 純治

× 天谷, 純治

ja 天谷, 純治

ja-Kana アマヤ, ジュンジ

en Amaya, Junji

Search repository
多田, 昭晴

× 多田, 昭晴

ja 多田, 昭晴

ja-Kana タダ, アキハル

en Tada, Akiharu

Search repository
著者所属(日)
ja
岡山理科大学大学院工学研究科修士課程情報工学専攻
著者所属(日)
ja
岡山理科大学工学部情報工学科
著者所属(英)
en
Graduate School of Engineering, Okayama University of Science
著者所属(英)
en
Department of Information and Computer Engineering, Okayama University of Science
抄録(英)
内容記述タイプ Other
内容記述 Recently, LSI technology have been progressed to be widly use. Systems are highly complex and LSI have over a million elements. Inspection of its function becomes very difficult. And the costs of LSI design such as Application Specific Integrated Circuit (ASIC) became higher cause of various kinds and small quantity production. Rapidly LSI design and low costs method of LSI design have been required. Hardware Descripsion Language (HDL) solves these probrems. In LSI design, HDL method provides high quality with computer-aided design tools. Verilog-HDL is one of a HDL provides the system designer with a wide range of levels of abstruction, and, at the same time, provides access to computer-aided design tools to aid in the design process at these levels. This paper describes process of synthesis for 8 channel Pulse Width Modulation circuit with verilog-HDL.
言語 en
雑誌書誌ID
収録物識別子タイプ NCID
収録物識別子 AN00033244
書誌情報 ja : 岡山理科大学紀要. A, 自然科学
en : Bulletin of Okayama University of Science. A, Natural Sciences

巻 32, p. 93-102, 発行日 1997-03-31
戻る
0
views
See details
Views

Versions

Ver.1 2023-06-19 11:41:53.567075
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR 2.0
  • OAI-PMH JPCOAR 1.0
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3